La presente tesis comprende dos partes fundamentales, ambas orientadas al diseño e integración de circuitos integrados en tecnología CMOS; 1. Diseño de una estructura innovadora de divisor de capacidades conmutadas. En base a este divisor se propone una estructura de conversor analógico-digital y dígital-analógico (AD-DA) de gran precisión y velocidad; 2. Desarrollo de un algorítmo de análisis y optimización de filtros analógicos, con énfasis en minimizar el área ocupada, la figura de ruido y la sensibilidad a los componentes
Enlaces:
[1] https://www.die.upm.es/category/categoria/tesis-doctorales
[2] https://www.die.upm.es/grupo_de_investigacion/1761/lsi-laboratorio-de-sistemas-integrados
[3] https://www.die.upm.es/content/carlos-alberto-l%C3%B3pez-barrio