El principal objetivo de la asignatura es enseñar a los alumnos cómo se diseñan circuitos electrónicos digitales de forma real. Se introduce al alumno en el mundo de las herramientas CAD para el diseño de circuitos a nivel RTL y se utiliza como tecnología de implementación las FPGAs. Elemento fundamental del laboratorio es el lenguaje de descripción hardware, en este caso el VHDL, que permite especificar circuitos y sistemas en el nivel de abstracción indicado. Se enseña al alumno cómo especificar un circuito digital con VHDL, cómo se simula para comprobar que la funcionalidad es correcta y cómo se hace la síntesis del circuito. Finalmente se probará el correcto funcionamiento del diseño en una de las plataformas con FPGAs disponibles en el laboratorio.
Programa El programa se puede estructurar en las siguientes unidades didácticas:
La evaluación de la asignatura se basará fundamentalmente en la realización de un examen oral sobre las prácticas realizadas, así como en la presentación de una memoria escrita sobre las mismas. En dicha memoria el alumno deberá resaltar los aspectos más importantes sobre la forma en la que se ha acometido el trabajo desarrollado. Durante el examen oral, el alumno deberá responder a preguntas sobre aspectos concretos del diseño realizado.
Enlaces:
[1] https://www.die.upm.es/taxonomy/term/27
[2] https://www.die.upm.es/perfil/juan-antonio-l%C3%B3pez-mart%C3%ADn-0
[3] https://www.die.upm.es/titulacion/ingenier%C3%AD-de-telecomunicaci%C3%B3n-plan-94
[4] https://www.die.upm.es/perfil/carlos-carreras-vaquer-0
[5] https://www.die.upm.es/perfil/angel-fern%C3%A1ndez-herrero-0